參數(shù)資料
型號: MC68328PV
廠商: MOTOROLA INC
元件分類: 微控制器/微處理器
英文描述: MICROCONTROLLER, PQFP144
封裝: PLASTIC, TQFP-144
文件頁數(shù): 2/198頁
文件大?。?/td> 551K
代理商: MC68328PV
第1頁當(dāng)前第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁
Signals
2-7
MC68328 USER’S MANUAL 11/6/97
MOTOROLA
SIGNAL
DESCRIPTIONS
2
PRELIMINARY
PK7-PK6/CE1-CE2
These pins can be programmed as either parallel I/O port K7-6 or the PCMCIA 1.0 chip-
enable signals. When programmed as the PCMCIA chip-enables, CE1 and CE2 are active-
low, card-enable signals driven by the MC68328 processor; CE1 enables even bytes; CE2
enables odd bytes. CE1 and CE2 are decoded for assertion by CSD3.
2.1.10 Master SPI Pins
PK0/SPMTXD—MASTER SPI TRANSMIT DATA, PORT K 0
This pin is the master SPI shift register output. By default after reset, this pin becomes
general-purpose input, PK0.
PK1/SPMRXD—MASTER SPI RECEIVE DATA, PORT K 1
This pin is the input to the master SPI shift register. By default after reset, this pin becomes
general-purpose input, PK1.
PK2/SPMCLK—MASTER SPI CLOCK, PORT K 2
This pin is the clock output when the SPIM is enabled. In polarity = 0 mode, this signal is low
while the SPIM is idle. In polarity = 1 mode, this signal is high during idle. By default after
reset, this pin becomes general-purpose input, PK2.
2.1.11 Slave SPI Pins
PK5/SPSCLK—SLAVE SPI CLOCK, PORT K 5
This pin is the slave SPI clock output. By default after reset, this pin becomes general-
purpose input, PK5.
PK4/SPSRXD-SLAVE SPI RECEIVE DATA, PORT K 4
This pin is the slave SPI shift register input. By default after reset, this pin becomes general-
purpose input, PK4.
PK3/SPSSEN-SLAVE SPI ENABLE, PORT K 3
This pin is the slave SPI enable. While this signal is active, 8 clocks shift data into the slave
SPI. This bit is programmable to be active high or low. By default after reset, it becomes
general-purpose input, PK3.
2.1.12 UART Pins
PG0/TXD—UART TRANSMIT DATA, PORT G 0
This pin is the transmitter serial output. While in normal mode, NRZ data is output. While in
IrDA mode, a 3/16 bit-period pulse is output for each “zero” bit transmitted. For RS-232
applications, this pin must be connected to an RS-232 transmitter. For infrared applications,
this pin can directly drive an IR LED or IR transceiver TXD signal. By default after reset, this
pin becomes general-purpose input, PG0.
相關(guān)PDF資料
PDF描述
MC68330FE25 32-BIT, 25.16 MHz, MICROPROCESSOR, PQFP132
MC68330FE8V 32-BIT, 8.39 MHz, MICROPROCESSOR, PQFP132
MC68330CFE8V 32-BIT, 8.39 MHz, MICROPROCESSOR, PQFP132
MC68330FE16 32-BIT, 16.78 MHz, MICROPROCESSOR, PQFP132
MC68332ACFV25 32-BIT, 25 MHz, MICROCONTROLLER, PQFP144
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MC68328UM 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Integrated Portable System Processor-DragonBall
MC68330 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Integrated CPU32 Processor
MC68330CFE16 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Integrated CPU32 Processor
MC68330CFE8V 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Integrated CPU32 Processor
MC68330CFG16 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Integrated CPU32 Processor